十年柜台(BCD计数器)

BCD或十年计数器电路

二进制编码的十进制(BCD)是一个串行数字计数器,计入十位数。它适用于每个新时钟输入。由于它可以通过10个独特的输出组合,它也被称为“十年柜台”。BCD计数器可以计数0000,0001,0010,1000,1001,1010,1011,110,1111,0000和0001等。

4位二进制计数器将通过跳过16(24)输出中的任何六个输出来充当十年计数器。有一些可用的IC用于十年计数器,我们可以在我们的电路中容易地使用,如74LS90。它是一个异步十年柜台。

BCD或十年计数器电路

上图显示了用JK触发器构建的十年计数器。J输出和k输出连接到逻辑1.每个触发器的时钟输入连接到下一个触发器的输出,除了最后一个。

NAND门的输出并联连接到所有触发器的透明输入'CLR'。该纹波计数器最多可达到16即24。

十年柜台运作

当十年计数器静止时,计数等于0000.这是反周期的第一阶段。当我们将输入的时钟信号连接到计数器电路时,电路将计数二进制序列。第一时钟脉冲可以使电路最多可达9(1001)。下一个时钟脉冲前进到数10(1010)。

然后端口X1和X3将很高。如我们所知,对于高输入,NAND门输出将低。NAND门输出连接到清除输入,因此它在十年计数器中重置所有触发器阶段。这意味着计数9之后的脉冲将再次从计数0开始计数。

十年柜台的真理表

十年柜台的真理表

上表描述了十年计数器的计数操作。它表示输入脉冲的小数计数的电路计数。当计数达到10(1010)时,NAND栅极输出为零。

通过NAND门X1和X3的输入解码计数。在计数10之后,逻辑门NAND将触发其从1到0的输出,并且它重置所有触发器。

十年柜台的状态图

下面给出了十年计数器的状态图。十年柜台的状态图如果我们观察到十年计数器电路图,其中有四个阶段,其中每个阶段都有单次触发器。因此,它能够计数16位或16位潜在状态,其中仅使用10个。计数从0000(零)到1001(9)开始,然后NAND门将重置电路。

多个计数器串联连接,以计算到任何所需的数字。计数器电路可以计数的数字称为“mod”或“模数”。如果计数器在计数后重置本身,则在N比特被称为“Mod-N计数器”“模次”,其中N是整数。

MOD N计数器可以从0到2N-1计算。有几种类型的计数器可用,如Mod 4计数器,MOD 8计数器,MOD 16计数器和MOD 5计数器等。

常见的十年柜台IC

4017B和7049是设计十年计数器最常用的IC。下面列出了十年计数器及其目的的其他常用集成电路(IC)。

常见的十年柜台IC

74LS90十年计数器IC描述

IC 74LS90是我们用于设计十年计数器的最常用的芯片。

7490

引脚配置

7490引脚配置

解释

它是一个简单的计数器,其可以计算在0 - 9.它是一个4位二进制十年计数器,它有4个输出端口QA,QB,QC和QD。当计数达到10时,二进制输出被重置为0(0000),每次都以PIN码9开始。通过改变复位引脚R1,R2,R3,R4来设置IC 7490的MOD。

如果R1&R2中的任何一个处于高电平或R3&R4,则计数器将重置所有输出QA,QB,QC和QD。如果引脚R3&R4高,则QA的计数,QB,QC和QD为1001。

正如我们之前研究的那样,我们可以通过连接更多ICS N系列来增加十年号码的计数能力;我们可以使用串联连接的两个7490 IC来计算99。该7490 IC内置2次,并将其除以5个柜台。

通过连接时钟输入2和QA并将所有REST引脚连接到接地并将脉冲输入连接到1,它也可以用作除以10计数器。通过输入1的脉冲和接地复位,将所有静止引脚连接到1。通过供应脉冲,用作除以6计数器的除法。引脚R3和R4以及带输入2的连接QA。

7490 IC可以像Bi-Quary计数器一样工作,用于存储4位二进制数的形式的十进制数字。
4017 CMOS十年柜台IC描述

4017.

4017 PIN配置

BCD计数器或十年计数器的应用

如果BCD计数器是的关键优势和优势

  • 时钟生成
  • 时钟部门
  • 集成振荡器
  • 低功率CMOS.
  • TTL兼容的输入
  • 在频率计数电路中

频率计数十年柜台

二进制计数器可用于设计频率计数器。下面使用十年计数器(由JK触发器设计)下面给出用于频率计数器的电路设计。

频率计数2的十年计数器2

频率计数十年柜台

为了计算未知计数器的频率,将未知频率馈送到一个输入和采样脉冲到另一个输入和门。当样品脉冲处于高电平时,允许输入信号转移到计数器,否则不允许低电平采样脉冲输入。

由采样时间间隔除以样本的计数的数量给出未知信号的频率。通过JK触发器给出的第三个输入和门,以保持计数器的产生的输出或结果。

当JK触发器和样品脉冲的输入都很高时,输出到达计数器。通过向其发送脉冲,计数器将由一个拍摄的多振颤器重置为JK触发器的每个正边沿。

7回复

  1. 如果我们将时钟脉冲提供给IC 7490的输入2而不是输入1,并且将QD连接到输入1,该怎么办?

发表评论

您的电子邮件地址不会被公开。必需的地方已做标记*