采用SR, JK, D触发器,工作原理,真值表设计T触发器|电路

在本教程中,我们将学习另一个重要的触发器称为T触发器。亚博彩票下载我们将学习它的设计,工作和T触发器的两个应用程序。

介绍

T型触发器又称“切换触发器”。为了避免中间状态(也称禁止状态)的出现SR翻转 - 翻转,我们应该只提供一个名为触发输入或切换输入(t)的触发器的一个输入。

然后触发器充当拨动开关。切换意味着“将下一个状态的输出更改为”当前状态输出的补充“。

我们可以通过对其进行简单的修改来设计T触发器JK翻转 - 翻转。T触发器是单个输入设备,因此通过将J和K输入连接在一起并为它们提供单个输入,称为T,我们可以将JK翻转转换为T触发器。

因此,T触发器有时也称为单输入JK触发器。

T触发器的逻辑符号如下所示。它有一个拨动输入(t)和一个时钟信号输入(CLK)。
符号T触发器

T折叠 - 翻转电路

我们可以通过以下任何方法构建T触发器:

  • 在SR触发器中连接输出反馈到输入。
  • 将具有T输入和Q的XOR连接到D触发器中的D数据输入。
  • 将J和K输入硬接线在一起,并将其连接到JK触发器的T输入端。

使用SR触发器

我们可以通过连接和栅极作为NOR门SR锁存器的输入来构造T触发器。其中一个输入和栅极的输入是来自当前状态输出Q及其补充的反馈问:到与R输入相关联的和门的相应和栅极,Q到和门问:到与S输入相关联的与门。

拨动输入(t)与栅极共同连接,作为输入。和栅极也与公共时钟(CLK)信号连接。

在T触发器中,提供窄触发器的脉冲序列作为输入(T),这将导致触发器的输出状态变化。因此,这些触发器也被称为切换触发器。由SR锁存器构造的T触发器的电路图如下所示。

采用SR锁存器的T型触发器电路图

使用D触发器

类似地,一个T触发器可以通过修改来构造D触发器。在D触发器中,输出Q与T输入是xor,并在D输入处给出。由D触发器构成的T触发器的电路如下所示。

使用D翻转的T翻转逻辑图

使用JK触发器

T触发器的最简单的结构是JK翻转模式。JK触发器的j个输入和k输入连接在一起并提供T输入。下面示出了由JK触发器构造的T触发器的逻辑电路如下所示。

采用JK触发器的T触发器电路图

在职的

T型触发器是一种边缘触发装置,即输入时钟信号上的低到高或高到低的转换会引起触发器输出状态的变化。

真值表的T触发器

T触发器的真值表如下所示。

以前的 下一个
T. 问:上一个 问:上一个 问:下一个 问:下一个
0. 0. 1 0. 1
0. 1 0. 1 0.
1 0. 1 1 0.
1 1 0. 0. 1

如前所述,T触发器是一种边缘触发装置。例如,考虑如下所示由NAND SR锁存器制成的T触发器。

从NAND SR锁存器的T触发器

如果输出Q = 0,则上NAND门(NAND C)处于禁用状态(没有任何支配输入),下NAND门(NAND D)处于启用状态(来自Q的反馈是支配输入)。这意味着,Toggle Input将为卢比触发器一样R.= 1,S.= 0.如果你记得真相表卢比触发器,此条件将设置输出。因此,Q成为1。

如果输出Q = 1,则上层与非门处于使能状态,下层与非门处于禁用状态。控件的输入卢比触发器一样R.= 0且S.= 1。这将使触发器复位,即Q = 0。

简单地说,T触发器的操作是

当T输入低时,T触发器的下一个SATE与当前状态相同。

  • t = 0和当前状态= 0,然后下一个状态= 0
  • T = 0,现在状态= 1,那么下一个状态= 1

当T输入为高,在时钟信号的正过渡期间,T触发器的下一个状态是当前状态的补充。

  • t = 1和当前状态= 0,然后下一个状态= 1
  • t = 1和当前状态= 1,然后下一个状态= 0

当每个输入触发器交替改变SET和RESET输入时,触发器就会切换。因此,要完成一个输出波形的整个周期,需要两个触发器。这意味着T触发器产生的输出正好是输入频率的一半。因此,T型触发器将起到“分频电路”的作用。

T触发器的主要缺点是仅在已知先前状态时才知道施加触发脉冲处的触发器的状态。

通常,T触发器不可用作IC。因此,可以通过使用JK触发器,SR翻转和D翻转 - 翻转来构建它们。由JK触发器制成的T触发器的符号如下所示。

T触发器采用JK触发器

应用程序

让我们现在看到有关T触发器的一些重要应用。

  • 分频电路
  • 2位并行负载寄存器

分频电路

通过将互补输出Q′反馈给T输入,T触发器可以用作分频电路。采用T触发器的分频器的逻辑符号如下所示。

使用T折叠的分频器 - 翻转如果T触发器的输入时钟频率是f ' Hz,那么输出Q的脉冲频率是f/2 ' Hz。我们可以将许多这样的分频电路串联起来,进一步划分频率。

使用T触发器的2位并行负载寄存器

我们使用寄存器和移位寄存器来存储数据。但大小总是对寄存器等内存元素的主要关注点。因此,我们使用2位并行负载寄存器而不是4位寄存器。

设计并行加载寄存器时有两个操作:

  • 持有数据
  • 并行加载数据

要保持T触发器的输出,只需输入T为0。但并行负载是一个难点。

并行载荷意味着在触发器的输出处获取值x。为此,我们X X输入和当前状态输出并将其送到2到1个Mux。对MUX的另一个输入是常数0(逻辑低)。Mux的输出连接到T触发器的输入。

由于它是2位寄存器,因此需要两个这样的组合。2位并联负载寄存器的电路如下所示。

2位并联负载寄存器使用T折叠 - 翻转

结论

一个简单的初学者关于T触发器的教程,也称为切换触发器。您学习了如何使用SR触发器,JK触发器和D触发器等其他触发器设计T触发器,Toggle触发器的工作,T触发器的真实表以及耦合的工作有用的应用。

留下一个回复

您的电子邮件地址不会被公开。必需的地方已做标记*